24小(xiǎo)时联系電(diàn)话:18217114652、13661815404
中文(wén)
- 您当前的位置:
- 首页>
- 電(diàn)子资讯>
- 技术专题>
- 高速電(diàn)路设计注意事项
技术专题
高速電(diàn)路设计注意事项
在高速PCB電(diàn)路设计过程中,经常会遇到信号完整性问题,导致信号传输质量不佳甚至出错。那么如何區(qū)分(fēn)高速信号和普通信号呢(ne)?很(hěn)多(duō)人觉得信号频率高的就是高速信号,实则不然。我们知道任何信号都可(kě)以由正弦信号的N次谐波来表示,而信号的最高频率或者信号带宽才是衡量信号是否是高速信号的标准。
信号最高频率由信号的上升时间决定,计算公式:F=0.5/Tr(Tr=10%-90%上升时间)信号的上升时间一般在芯片手册中会给出,上面的公式是针对上升时间10%-90%来说的。在最高频率确定后,走線(xiàn)長(cháng)度也是衡量高速和低速信号的标准。公式如下:波長(cháng)=C/F。C為(wèi)传输速度,近似等于光速,F為(wèi)最高频率,由上面公式求得。
區(qū)分(fēn)高速和低速信号步骤如下:
1、获得信号最高频率和走線(xiàn)長(cháng)度L;
2、利用(yòng)最高频率计算波長(cháng);
3、当走線(xiàn)長(cháng)度L大于六分(fēn)之一的波長(cháng),则信号為(wèi)高速信号,反之则為(wèi)低速信号;