24小(xiǎo)时联系電(diàn)话:18217114652、13661815404

中文(wén)

您当前的位置:
首页>
電(diàn)子资讯>
行业资讯>
如何减少電(diàn)容耦合

行业资讯

如何减少電(diàn)容耦合


什么是電(diàn)容耦合?

電(diàn)容耦合是在两个绝缘體(tǐ)分(fēn)开的导體(tǐ)之间传递電(diàn)能(néng)。

如果您熟悉電(diàn)容器的工作原理(lǐ),将会很(hěn)容易理(lǐ)解電(diàn)容耦合。否则,这里有(yǒu)个快速复习: 

電(diàn)容器由两个导電(diàn)端子制成,两个导電(diàn)端子被绝缘體(tǐ)隔开。当一个端子的電(diàn)位比另一个端子高时,在端子之间会累积電(diàn)荷。当从端子上去除電(diàn)压时,電(diàn)容器以電(diàn)流形式释放電(diàn)荷。 

的行為(wèi)的電(diàn)容器使得它拒绝直流(DC),但它成為(wèi)一个低阻抗路径交流電(diàn)(AC)。在PCB中,有(yǒu)各种元素可(kě)以形成虚拟電(diàn)容器并允许能(néng)量在它们之间传递。 

電(diàn)容耦合,也称為(wèi)静電(diàn)耦合,是能(néng)量如何在被绝缘體(tǐ)隔开的导電(diàn)元件之间移动。一个示例是,如果将两条铜走線(xiàn)彼此靠近放置,则電(diàn)容耦合将使一条走線(xiàn)上的能(néng)量转移到另一条走線(xiàn)上。 

在下一节中,我们将仔细研究能(néng)量转移是积极还是消极的事情,具體(tǐ)取决于您的目标。

電(diàn)容耦合的优缺点

从好的方面看,健谈的孩子可(kě)能(néng)是未来的领导者,辩论者或律师的标志(zhì)。同样,根据情况,電(diàn)容耦合的好坏。 

当有(yǒu)意应用(yòng)在電(diàn)子产品中时,電(diàn)容耦合原理(lǐ)引起了触摸屏和電(diàn)容感应按钮等现代设备的奇迹。这些设备可(kě)以检测電(diàn)容的变化并将其转换為(wèi)用(yòng)户输入。 

但是,由意外的電(diàn)容或寄生電(diàn)容引起的電(diàn)容耦合会破坏電(diàn)路的性能(néng)。電(diàn)容耦合是引起串扰的原因,在这种情况下,来自一根导體(tǐ)的信号耦合到相邻的一根。 

例如,如果SPI(串行外围接口)数据接近模拟信号运行,则模拟信号将拾取SPI传输的微弱脉冲。承载高速信号的两条走線(xiàn)之间也可(kě)能(néng)发生互電(diàn)容耦合,从而损害了这两个信号的完整性。结果,您将在两个信号的接收端获得很(hěn)高的错误率。 

如何减少電(diàn)容耦合

缩短走線(xiàn)以减少電(diàn)容耦合

PCB工作时,電(diàn)容耦合的效果会使其丑陋。届时,您将无能(néng)為(wèi)力。為(wèi)减少電(diàn)容耦合,必须在设计阶段开始。 

这是减少PCB布局中電(diàn)容耦合的三种可(kě)靠方法。

增加走線(xiàn)之间的距离

可(kě)以理(lǐ)解,空间是教室或PCB上的奢侈品。不过,如果可(kě)能(néng),请尝试增加扬声器或相邻走線(xiàn)之间的距离,尤其是在那些携带高速信号的走線(xiàn)上。由于電(diàn)容与端子之间的距离成反比,因此保持走線(xiàn)更遠(yuǎn)将减少電(diàn)容耦合。

屏蔽层

如果没有(yǒu)足够的工作空间,请考虑使用(yòng)接地的铜条屏蔽两侧的高频走線(xiàn)。接地条起到屏蔽作用(yòng),并防止電(diàn)荷耦合到其他(tā)走線(xiàn)。 

保持简短

较長(cháng)的走線(xiàn)会增加导體(tǐ)的面积,从而增加電(diàn)容耦合。因此,高频走線(xiàn)应尽可(kě)能(néng)短。 

幸运的是,当您拥有(yǒu)先进的PCB设计软件时,如何减少電(diàn)容耦合并不像您想的那样困难。使用(yòng)OrCAD的一系列工具,轻松编辑PCB布局可(kě)帮助您避免意外的電(diàn)容耦合。您还可(kě)以使用(yòng)InspectAR使用(yòng)增强现实技术交互式评估和改进PCB设计过程。检查,调试,返工和组装PCB从未如此简单或准确。

请输入搜索关键字

确定