24小(xiǎo)时联系電(diàn)话:18217114652、13661815404

中文(wén)

您当前的位置:
首页>
電(diàn)子资讯>
行业资讯>
如何减少電(diàn)子電(diàn)路中的...

行业资讯

如何减少電(diàn)子電(diàn)路中的杂散電(diàn)容


基本的電(diàn)子设备将電(diàn)容描述為(wèi)電(diàn)荷的量度,该電(diàn)荷在不同電(diàn)压電(diàn)位的两个端子上累积。这就是電(diàn)容器的生产方式。杂散電(diàn)容是電(diàn)路或非電(diàn)容组件中電(diàn)荷的无意识表现。

就像流浪狗或猫一样,由于环境的原因,杂散電(diàn)容恰好位于该位置。杂散電(diàn)容在電(diàn)路上实现非常容易。您所需要的只是两个导電(diàn)元件,它们在绝缘體(tǐ)上的闭合程度足以使其像電(diàn)容器一样。 

杂散電(diàn)容可(kě)能(néng)存在于诸如電(diàn)感器,晶體(tǐ)管或二极管之类的组件上。即使对于PCB上的两个平行导體(tǐ),总会存在一些杂散電(diàn)容。您还会发现任何导體(tǐ)相对于地面的杂散電(diàn)容。

在纸上,杂散電(diàn)容用(yòng)公式C = Q / V表示。差分(fēn)電(diàn)位上积累的電(diàn)荷的度量。在PCB设计中,您会发现公式C = ϵA / D,它表示绝缘體(tǐ)的介電(diàn)常数,面积和导體(tǐ)之间的距离与電(diàn)容值之间的关系。 

杂散電(diàn)容会影响電(diàn)路性能(néng)吗? 

杂散電(diàn)容效应在高频下很(hěn)明显。

我可(kě)以保证大多(duō)数流浪宠物(wù)通常是无害的。至于杂散電(diàn)容,取决于频率。当您在電(diàn)路上放置電(diàn)容器时,它会在低频下充当开路。随着频率的增加,相同的電(diàn)容器开始允许電(diàn)流通过。 

因此,如果您正在进行低频设计,则最终可(kě)能(néng)不会出现严重的杂散電(diàn)容问题。例如,一个简单的LED闪烁器将不受杂散電(diàn)容的影响。当设计涉及高频时,您会发现问题逐渐蔓延,这可(kě)能(néng)会大大降低杂散電(diàn)容的電(diàn)抗。

在高频下,具有(yǒu)杂散電(diàn)容的元件往往会起到短路或虚拟電(diàn)阻的作用(yòng)。杂散電(diàn)容的影响是具有(yǒu)臭名昭著问题运算放大器的设计,特别是的输入和输出之间放大器。它创建了一个反馈路径,该路径将不正确地增加增益并改变峰值频率。

在传输線(xiàn)中,导體(tǐ)之间的杂散電(diàn)容会导致传输损耗。这意味着传输功率和信号质量下降。杂散電(diàn)容也会在导體(tǐ)和相邻的接地层之间形成,这会导致高频下的信号完整性问题。串扰和EMI噪声是不想要的電(diàn)容的一些问题。

如何减少杂散電(diàn)容

散布铜走線(xiàn)可(kě)将杂散電(diàn)容降至最低。

讨论杂散電(diàn)容并不是所有(yǒu)的坏消息。虽然不能(néng)完全消除它,但是有(yǒu)一些方法可(kě)以减小(xiǎo)電(diàn)路中的杂散電(diàn)容。

1.将导體(tǐ)分(fēn)开放置

无论是PCB上的走線(xiàn)还是電(diàn)缆彼此并排,都可(kě)以通过增加它们之间的距离来减少杂散電(diàn)容。電(diàn)容与距离成反比,这是减少杂散電(diàn)容的重要规则。

2.屏蔽导體(tǐ)

如果您担心在相邻走線(xiàn)之间会形成杂散電(diàn)容,可(kě)以在它们之间添加一条接地铜带。的铜条充当屏蔽在防止建立的電(diàn)荷。 

3.减少走線(xiàn)宽度

当导體(tǐ)的截面积增加时,電(diàn)容增加。因此,请尝试减小(xiǎo)走線(xiàn)宽度,尤其是对于那些传导高频信号的走線(xiàn)。

4.拆下内层接地层

巨大的内层接地层可(kě)能(néng)对热管理(lǐ)和EMI控制非常有(yǒu)用(yòng),但这对于减少杂散電(diàn)容是个坏主意。在為(wèi)您的设计浇筑接地层时,请考虑这一点。 

请输入搜索关键字

确定